본문내용
PSpice 모의실험 - Ch.2 반파 및 전파 정류, 클램퍼 회로
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(Vin), 출력전압(VO)의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. (두 주기의 입출력 파형이 출력되도록 설정, Run to time = ) ※ Diode : 1N4148
1. 반파 정류회로
2. 반파 정류회로
3. 반파 정류회로
4. 전파 정류회로
5. 클램퍼 회로
6. 건전지를 포함한 클램퍼 회로
PSpice 모의실험 - Ch.3 BJT의 고정 및 전압분배 바이어스
PSpice를 통해 주어진 회로를 구성하여 트랜지스터의 β 값을 계산하라. 또한, 회로의 schematic 및 VB, VE, IE, IC, VC, IB 를 확인하고 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라.
※ Transistor : Q2N3904
1. 고정바이어스 회로
그림 3-1
Q2N3904
VB
VE
VC
VCE
IE(mA)
IC(mA)
IB(μA)
β
결과값
694
mV
0V
11.11V
11.11
-3.31
3.29
19.31
170
.38
2. 고정바이어스 회로
그림 3-2
Q2N3904
VB
VE
VC
VCE
IE(mA)
IC(mA)
IB(μA)
β
결과값
3.29V
2.59V
13.17V
10.58V
3.82
3.79
22.10
171
.49
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(Vin), 출력전압(VO)의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. (두 주기의 입출력 파형이 출력되도록 설정, Run to time = ) ※ Diode : 1N4148
1. 반파 정류회로
2. 반파 정류회로
3. 반파 정류회로
4. 전파 정류회로
5. 클램퍼 회로
6. 건전지를 포함한 클램퍼 회로
PSpice 모의실험 - Ch.3 BJT의 고정 및 전압분배 바이어스
PSpice를 통해 주어진 회로를 구성하여 트랜지스터의 β 값을 계산하라. 또한, 회로의 schematic 및 VB, VE, IE, IC, VC, IB 를 확인하고 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라.
※ Transistor : Q2N3904
1. 고정바이어스 회로
그림 3-1
Q2N3904
VB
VE
VC
VCE
IE(mA)
IC(mA)
IB(μA)
β
결과값
694
mV
0V
11.11V
11.11
-3.31
3.29
19.31
170
.38
2. 고정바이어스 회로
그림 3-2
Q2N3904
VB
VE
VC
VCE
IE(mA)
IC(mA)
IB(μA)
β
결과값
3.29V
2.59V
13.17V
10.58V
3.82
3.79
22.10
171
.49
소개글